Suppr超能文献

利用同步来获得动态逻辑门。

Using synchronization to obtain dynamic logic gates.

作者信息

Murali K, Sinha Sudeshna

机构信息

Department of Physics, Anna University, Chennai 600 025, India.

出版信息

Phys Rev E Stat Nonlin Soft Matter Phys. 2007 Feb;75(2 Pt 2):025201. doi: 10.1103/PhysRevE.75.025201. Epub 2007 Feb 7.

Abstract

We introduce a scheme to obtain key logic-gate structures, using synchronization of nonlinear systems. We demonstrate the idea explicitly by numerics and experiments on nonlinear circuits. A significant feature of this scheme is that a single nonlinear drive-response circuit can be used to flexibly yield the different logic gates, and switch logic behavior by small changes in the parameter of the response system; so the response system can act as a "logic output controller." Thus this scheme may help to construct dynamic general-purpose computational hardware with reconfigurable abilities.

摘要

我们介绍了一种利用非线性系统同步来获得关键逻辑门结构的方案。我们通过对非线性电路的数值模拟和实验明确地展示了这一想法。该方案的一个显著特点是,单个非线性驱动 - 响应电路可用于灵活地产生不同的逻辑门,并通过响应系统参数的微小变化来切换逻辑行为;因此响应系统可充当“逻辑输出控制器”。这样,该方案可能有助于构建具有可重构能力的动态通用计算硬件。

文献检索

告别复杂PubMed语法,用中文像聊天一样搜索,搜遍4000万医学文献。AI智能推荐,让科研检索更轻松。

立即免费搜索

文件翻译

保留排版,准确专业,支持PDF/Word/PPT等文件格式,支持 12+语言互译。

免费翻译文档

深度研究

AI帮你快速写综述,25分钟生成高质量综述,智能提取关键信息,辅助科研写作。

立即免费体验